1.1. Микросхема КА1835ВГ3 - контроллер запоминающего устройства, предназначена для использования в персональной микро-ЭВМ, для организации блоков памяти на основе оперативного запоминающего устройства (ОЗУ) и постоянного запоминающего устройства (ПЗУ), подключенных к системной шине межмодульного параллельного интерфейса (МПИ) по ГОСТ 26765.51-86.
1.2. Микросхема характеризуется следующими параметрами:
Количество каналов обмена: | 2 |
Разрядность адреса | 15 |
Разрядность данных | 16 |
Объём адресуемой памяти, Кбайт | 32 |
Количество режимов работы | 2 |
Потребляемая мощность, мВт, не более | 0,11 |
2.1. Назначение выводов микросхемы приведено в табл. 1.
Структурная схема микросхемы приведена на рис. 1.
Условные графическое обозначение микросхемы приведено на рис. 2.
2.2. Микросхема состоит из следующих блоков:
1) селектора адреса (SLA)
2) регистра адреса (RGA1)
3) регистра начального адреса (RGA2)
4) регистра режима со схемой управления регенерацией (RGMO)
5) логики работы с МПИ (L2)
6) логики прямого доступа (L1)
7) мультиплексора адреса (MUX)
8) счётчика управления обменом (CTCO)
9) счётчика текущего адреса (CTA)
Селектор адреса (SLA) предназначен для декодирования адресов регистров микросхемы и разрешения программного обмена с запоминающим устройством (ЗУ).
Регистр адреса (RGA1) предназначен для фиксации адреса при программном обмене с ЗУ.
Регистр начального адреса (RGA2) предназначен для хранения начального адреса области ЗУ, регенерируемой на ЖКИ.
Регистр режима со схемой управления регенерации (RGMO) предназначен для программирования режима регенерации ЖКИ и выработки сигналов управления регенерацией.
Логика работы с МПИ (L1) предназначена для выработки сигналов "Запрос на захват магистрали" RQTR и "подтверждеие захвата" ACKTR, регламентирующих прямой доступ к ЗУ.
Мультиплексор адреса (MUX) предназначен для подачи на адресную шину A1-A15 адреса из регистра адреса или из счётчика текущего адреса.
Счётчик управления обменом CTCO предназначен для формирования сигналов "строб 1", "строб 2", "строб 3", определяющих временные соотношения процесса регенерации.
Счётчик текущего адреса (CTA) предназначен для отсчёта текущего адреса регенерируемой области ЗУ.
2.3. Микросхема работает в следующих режимах:
1) непротокольного прямого доступа (без передачи адреса по шине AD);
2) протокольного обмена с ЗУ.
Микросхема управляет матричными жидкокристаллическими индикаторами (ЖКИ) со следующими параметрами:
1) мультиплексное отношение от 8 до 256 (при управлении телевизором - 312);
2) частота регенерации от 5 до 300 Гц;
3) длина строки от 32 до 1240 точек;
4) количество байтов на одну микросхему управления индикатором - 4 или 5.
Все параметры матричного ЖКИ задаются программно.
Все функции микросхема выполняет под управлением внешних сигналов интерфейса МПИ.
В режиме непротокольного прямого доступа микросхема позволяет вводить информацию блоками заданной величины, начиная с программно задаваемого адреса в диапазоне 0-1777778.
В режиме протокольного обмена микросхема обеспечивает запись данных в ОЗУ шестнадцатеричными словами или байтами, чтением данных из ОЗУ и ПЗУ только шестнадцатеричными словами.
Непротокольный прямой доступ (адрес передается по шине A1-A15, данные - через МПИ) используется для осуществления регенерации изображения ЖКИ.
Схема регенерации микросхемы синхронная, работает под управлением синхрогенератора.
Задающий синхрогенератор вырабатывает тактовую частоту по входу FSYN. Эта частота поступает на счётчик управления обменом, где образуются сигналы управления микросхемой "строб 1", "строб 2", "строб 3".
Временная диаграмма работы микросхемы при передаче в схему управления ЖКИ приведена на рис. 3.
Формат регистра режима приведен в табл. 2.
Регенерация ЖКИ производится построчно. Микросхема отслеживает время "свечения" одной строки ЖКИ. В соответствии с запрограммированным в регистре режима размером экрана выдается запрос на регенерацию новой строки ЖКИ.
При наличии запроса по сигналу ETRI "Разрешение захвата магистрали" вырабатывается сигнал ASKTR "Подтверждение захвата".
Начало передачи данных синхронизовано по фронту нарастания сигнала "строб 1".
Временная диаграмма работы микросхемы в момент начала и окончания передачи данных в схему управления ЖКИ приведена на рис. 4.
Временная диаграмма работы ЖКИ приведена на рис. 5. Сигналы "строка 1", "строка 2", "строка 64" показаны условно.
При обмене данными между процессором и ЗУ микросхема работает по стандартным процедурам.
Формат адреса регистра режима и регистра начального адреса приведен в табл. 3.
Запись в регистр адреса происходит по фронту спада сигнала "Обмен" (SYN).
Для формирования сигналов обращения к ОЗУ микросхема вырабатывает сигнал Управление дешифратором CODC.
Временные диаграммы работы микросхемы в режиме протокольного обмена с ЗУ при чтении и записи приведены на рис. 6, 7.
Регенерация экрана телевизора производится путём прогрессивной развертки.
Микросхема ведёт отсчёт 312 строк, из них:
256 строк - "активный" кадр,
56 строк - обратный ход кадра.
При отсчёте "активных" строк идёт регенерация экрана аналогично работе микросхемы в режиме непротокольного прямого доступа.
При отсчёте строк "обратного хода кадра" микросхема работает в режиме протокольного обмена с ЗУ.
Временная диаграмма формирования сигнала "Управление телевизором" COTV приведена на рис. 8.
2.7. Начальная установка микросхемы производится при подаче на вход SR "Установка в исходное состояние" сигнала низкого уровня напряжения, при этом микросхема устанавливается в режим отсутствия сигнала "Запрос на захват магистрали" RQTR.
2.8. Схемы электрические принципиальные входных, выходных и входных-выходных каскадов микросхемы приведены на рис. 9-12.
2.9. Схема применения микросхемы приведена на рис. 13.
2.10. Микросхема выполнена в корпусе 4222.8-2.
Масса микросхемы не более 1,0 г.
3.1. Подача и отключение входных сигналов на микросхему допускается только при включенных источниках питания.
3.2. При работе с микросхемами необходимо предусматривать защиту от статического электричества.
Величина допустимого значения статического потенциала 100 В.
3.3. Входная ёмкость микросхемы CI, выходная ёмкость микросхемы CO, ёмкость входа-выхода микросхемы CI/O не более 5 пф.
Номер вывода |
Назначение | |
---|---|---|
01 | Вход линии МПИ | AD13 |
02 | Вход линии МПИ | AD12 |
03 | Вход линии МПИ | AD11 |
04 | Вход линии МПИ | AD10 |
05 | Вход линии МПИ | AD9 |
06 | Вход линии МПИ | AD8 |
07 | Вход линии МПИ | AD7 |
08 | Вход линии МПИ | AD6 |
09 | Вход линии МПИ | AD5 |
10 | Вход линии МПИ | AD4 |
11 | Вход линии МПИ | AD3 |
12 | Вход линии МПИ | AD2 |
13 | Вход линии МПИ | AD1 |
14 | Выход шины "Адрес" | A1 |
15 | Выход шины "Адрес" | A2 |
16 | Выход шины "Адрес" | A3 |
17 | Выход шины "Адрес" | A4 |
18 | Общий вывод | OV |
19 | Выход шины "Адрес" | A5 |
20 | Выход шины "Адрес" | A6 |
21 | Выход шины "Адрес" | A7 |
22 | Выход шины "Адрес" | A8 |
23 | Вход линии МПИ "Обмен" | SYN |
24 | Выход "РЗМ" / управление телевизором | ETRO/COTV |
25 | Выход на линию МПИ "Подтверждение захвата" | ASKTR |
26 | Вход/выход сигнала задержки линии МПИ "Ответ" | DLAN |
27 | Выход на линию МПИ "Ответ" | AN |
28 | Выход на линию МПИ "Запрос на захват магистрали" | RQTR |
29 | Вход линии МПИ "Разрешение захвата магистрали" | ETRI |
30 | Вход линии МПИ "Запись данных" | WR |
31 | Вход линии МПИ "Чтение данных" | RD |
32 | Выход сигнала "Перезапись из буфера" | WRBF |
33 | Вход установки в исходное состояние | SR |
34 | Вход опорной частоты синхрогенератора | FSYN |
35 | Выход строба записи данных ЖКИ | CWR |
36 | Выход сигнала управления дешифратором | CODC |
37 | Выход сигнала управления селектором напряжений | COSL |
38 | Выход сигнала "Установка схем управления ЖКИ" | SRH |
39 | Выход шины "Адрес" | A9 |
40 | Выход шины "Адрес" | A10 |
41 | Выход шины "Адрес" | A11 |
42 | Вывод питания от источника напряжения | U (+5V) |
43 | Выход шины "Адрес" | A12 |
44 | Выход шины "Адрес" | A13 |
45 | Выход шины "Адрес" | A14 |
46 | Выход шины "Адрес" | A15 |
47 | Вход линии МПИ | AD15 |
48 | Вход линии МПИ | AD14 |
МПИ - межмодульный параллельный интерфейс по ГОСТ 26765.51-86
РЗМ - разрешение захвата магистрали
TV - телевизор
Назначение поля регистра |
Программирование числа передаваемых байт в одну микросхему управления ЖКИ |
Программирование длительности строки Согласование опорной частоты генератора с длительностью строки |
Программирование мультиплексного отношения (число строк) ЖКИ |
Программирование числа используемых микросхем управления ЖКИ |
||||||||||||
---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
Номер бита на линии AD МПИ |
15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 | 7 | 6 | 5 | 4 | 3 | 2 | 1 | |
Значение бита |
|
Частота кадров определяется по формуле F = f / (1536 * N * M) где F - частота кадров f - опорная частота генератора, кГц N - число байтов на одну микросхему управления ЖКИ M - число, записанное в поле AD9-AD4 Диапазон изменения числа M = 1-63 |
000 - 256 строк 001 - 128 строк 010 - 64 строки 011 - 32 строки 100 - 16 строк 101 - 8 строк 110 - 312 строки 111 - запрос строк не производится |
Число, записанное в это поле, указывает количество используемых микросхем управления ЖКИ Максимальное число микросхем управления ЖКИ - 31 Минимальное число микросхем управления ЖКИ - 1 |
Номер бита на линии МПИ AD |
15 | 14 | 13 | 12 | 11 | 10 | 09 | 08 | 07 | 06 | 05 | 04 | 03 | 02 | 01 |
---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
Значение бита |
1 | 1 | 1 | 0 | 1 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 адресуется слово |
0 адресация к регистру начального адреса |
1 адресуется младший байт |
1 адресация к регистру режима |
1640008 - адрес регистра начального адреса
1640028 - адрес регистра режима
1640048 - младший байт регистра начального адреса
1640068 - младший байт регистра режима